现场可编程门阵列XCV150说明
描述:
现场可编程门阵列 [Field Programmable Gate Arrays]
XCV150-4PQ240C说明
virtex FPGA系列提供高性能,大容量可编程逻辑解决方案。戏剧性的硅效率的提高源于优化新的位置和路线效率和开发的体系结构腐蚀性5层金属0.22毫米CMOS工艺。这些先进的技术使virtex fpgas成为强大而灵活的替代产品。
屏蔽编程门阵列。virtex家族包括表1所示的九个成员。
基于上一代的经验fpgas,virtex家族代表着革命性的一步。
在可编程逻辑设计中前进。组合宽多种可编程系统功能,层次丰富快速、灵活的互连资源和先进的流程技术,virtex系列提供高速和高容量可编程逻辑解决方案,增强设计灵活性,同时缩短上市时间。
XCV150-4PQ240C架构设备
具有灵活、常规的架构,包含一组包围的可配置逻辑块(CLB)通过可编程输入/输出块(IOB),所有通过快速、多功能路由的丰富层次结构互连资源。丰富的路由资源允许系列可容纳大和多的复杂的设计。
基于SRAM,由将配置数据加载到内存单元中。在在某些模式下,FPGA读取自己的配置数据。
来自外部可编程只读存储器(主串行模式)。否则,配置数据写入FPGA(Selectmap?,从机串行和JTAG模式)。
标准Xilinx基金会联盟和联盟系列开发系统为,涵盖行为和示意图的各个方面输入,通过模拟,自动设计翻译以及实现、创建、下载和配置位流的回读。
XCV150-4PQ240C特征
快速、高密度现场可编程门阵列
从50K到1m系统闸门的密度
系统性能高达200兆赫
66兆赫PCI兼容
可热插拔紧凑型PCI
多标准Selectio接口
16高性能接口标准
直接连接到ZBRAM设备
内置时钟管理电路
用于
高级时钟控制
四主低歪斜全局时钟分布
网络,加上24个二级本地时钟网络
分层存储系统
LUT可配置为16位RAM、32位RAM,
16位双端口RAM或16位移位寄存器
可配置同步双端口4K位
与外部高性能RAM的快速接口
灵活的架构,平衡速度和密度
高速算术专用进位逻辑
专用乘数支持
宽输入函数的级联链
丰富的寄存器/锁存器,支持时钟,以及
双同步/异步设置和复位
内部三态总线
IEEE 1149.1边界扫描逻辑
模具温度传感器二极管
FPGA基金会和联盟支持
开发系统
在关系上完全支持统一的库
放置宏和设计管理器
PC和工作站平台的广泛选择
基于系统配置的SRAM
无限重编程能力
四种编程模式
0.22 mm 5层金属工艺
100%工厂测试
XCV150-4PQ240C(http://www.dzs***/ic-detail/9_8181.html)更高的性能
设备提供比以前更好的性能一代又一代的FPGA。设计可以实现同步系统时钟速率高达200兆赫,包括输入和输出完全符合PCI规范,以及接口可以在33兆赫或66兆赫下运行。
兆赫。此外,virtex支持热交换紧凑型PCI的要求。
锡林克斯彻底地将virtex家族作为基准。当性能取决于设计,许多设计都在运行内部速度超过100兆赫,可实现兆赫。表2显示了代表的性能数据电路,使用坏的定时参数。
现场可编程门阵列 [Field Programmable Gate Arrays]
XCV150-4PQ240C说明
virtex FPGA系列提供高性能,大容量可编程逻辑解决方案。戏剧性的硅效率的提高源于优化新的位置和路线效率和开发的体系结构腐蚀性5层金属0.22毫米CMOS工艺。这些先进的技术使virtex fpgas成为强大而灵活的替代产品。
屏蔽编程门阵列。virtex家族包括表1所示的九个成员。
基于上一代的经验fpgas,virtex家族代表着革命性的一步。
在可编程逻辑设计中前进。组合宽多种可编程系统功能,层次丰富快速、灵活的互连资源和先进的流程技术,virtex系列提供高速和高容量可编程逻辑解决方案,增强设计灵活性,同时缩短上市时间。
XCV150-4PQ240C架构设备
具有灵活、常规的架构,包含一组包围的可配置逻辑块(CLB)通过可编程输入/输出块(IOB),所有通过快速、多功能路由的丰富层次结构互连资源。丰富的路由资源允许系列可容纳大和多的复杂的设计。
基于SRAM,由将配置数据加载到内存单元中。在在某些模式下,FPGA读取自己的配置数据。
来自外部可编程只读存储器(主串行模式)。否则,配置数据写入FPGA(Selectmap?,从机串行和JTAG模式)。
标准Xilinx基金会联盟和联盟系列开发系统为,涵盖行为和示意图的各个方面输入,通过模拟,自动设计翻译以及实现、创建、下载和配置位流的回读。
XCV150-4PQ240C特征
快速、高密度现场可编程门阵列
从50K到1m系统闸门的密度
系统性能高达200兆赫
66兆赫PCI兼容
可热插拔紧凑型PCI
多标准Selectio接口
16高性能接口标准
直接连接到ZBRAM设备
内置时钟管理电路
用于
高级时钟控制
四主低歪斜全局时钟分布
网络,加上24个二级本地时钟网络
分层存储系统
LUT可配置为16位RAM、32位RAM,
16位双端口RAM或16位移位寄存器
可配置同步双端口4K位
与外部高性能RAM的快速接口
灵活的架构,平衡速度和密度
高速算术专用进位逻辑
专用乘数支持
宽输入函数的级联链
丰富的寄存器/锁存器,支持时钟,以及
双同步/异步设置和复位
内部三态总线
IEEE 1149.1边界扫描逻辑
模具温度传感器二极管
FPGA基金会和联盟支持
开发系统
在关系上完全支持统一的库
放置宏和设计管理器
PC和工作站平台的广泛选择
基于系统配置的SRAM
无限重编程能力
四种编程模式
0.22 mm 5层金属工艺
100%工厂测试
XCV150-4PQ240C(http://www.dzs***/ic-detail/9_8181.html)更高的性能
设备提供比以前更好的性能一代又一代的FPGA。设计可以实现同步系统时钟速率高达200兆赫,包括输入和输出完全符合PCI规范,以及接口可以在33兆赫或66兆赫下运行。
兆赫。此外,virtex支持热交换紧凑型PCI的要求。
锡林克斯彻底地将virtex家族作为基准。当性能取决于设计,许多设计都在运行内部速度超过100兆赫,可实现兆赫。表2显示了代表的性能数据电路,使用坏的定时参数。